Logické systémy a procesory

Czech page

DESKA VEEK-MT

Skládá se z přední desky DE2-115 a zadního barevného LCD modulu 800x480 pixelů.

Stejně jako DE2-115 obsahuje obvod (device): EP4CE115F29C7   
          Family
Cyclone IV E   Package FBGA    Pin count 780   Speed grade 7
          Parametry:
114480 logických elementů, 3888 kbitů vestavěné paměti, 266 hardwarových násobiček 18x18 bitů, 4 PLL a 528 uživatelských pinů
Obrázek s přehledem základních vstupů a výstupů desky DE2-115: 1500 x 1000     750 x 500
Důležité upozornění:
Deska vyžaduje napájecí zdroj =12 V. Vždy překontrolujte, zda používáte správný !!!

Vytvoření projektu vyžaduje řadu nastavení. Doporučujeme využít hotový:  LSP_VeekMT2_cz_QuartusV13.zip a přečíst si i 1stránkový návod: OtevreniProjektu.pdf . Nepoužíváte-li zadní LCD display, vypněte ho vložením Off_VEEKMT2_LCD, které najdete ve výchozím projektu i v užitečné knihovně DCE_library.zip (V2.0 - 26.02.24) .

Dokumentace

Lze použít i DE2-115 dokumentaci
  • DE2_115_control_panel.zip - funguje i pro VEEK-MT2 - Quartus programátorem nahrajte win7_64bits\DE2_115_ControlPanel.sof do desky VEEK-MT2 a ve Windows spusťte  win7_64bits\DE2_115_ControlPanel.exe (testované jen na Windows 7 a 10)
  • DE2_115_User_manual.pdf - podrobný popis samostatné DE2-115 - Pozor, DE2-115 pin assignments neobsahují VEEK-MT2 zadní LCD.
  • My_First_Fpga.pdf - komplexní informace, jak vytvořit FPGA projekt a spustit jej na DE2-115 vývojové desce.
  • My_First_Niosii.pdf - vytvoření FPGA projektu založeného SOPC systému s mikroprocesorem NIOS a spuštění programu na něm